4月22日,新思科技宣布其工程变更命令(ECO)解决方案Tweaker ECO获得群联电子的采用。这项技术让群联电子成功将芯片设计周期的ECO迭代减少50%,并将整体ECO周转时间缩短3倍,确保其设计团队具有设计灵活性,同时在各种设计应用上达到理想的优化目标。
随着芯片设计的尺寸和复杂性不断增加,传统ECO工具面临更多提升运算能力、增加机器储存和存储器容量的需求。采用新思科技Tweaker ECO的全新GigachIP Hierarchical技术,能够大幅缩短周转时间并减少存储器,同时带来可预测的设计收敛以及更少的ECO迭代,并保证其准确性。具备Hierarchical的ECO技术提供了可预测的层次式收敛,经优化后能在单一机器上同时执行设计和多模式场景,相较于传统的ECO流程,该技术能大幅降低所需的硬件资源。
随着投资与定制化芯片的开发,签核场景的数量相应提高,快速准确的ECO收敛成为芯片实现过程中关键的一环。Tweaker ECO运用了创新的GigachIP Hierarchical ECO技术,能以更快速的执行时间、更少的存储器以及可扩展的架构来处理市场上的大规模芯片。使用Tweaker ECO所需的硬件资源较少,这让群联电子能有效地使用单一机器降低成本,从而使设计的成本降低。
作为新思科技产品组合的一部分,Tweaker是具备灵活流程控制和整合GUI的完整ECO解决方案,整合了时序和信号完整性分析与签核的业界标准新思科技PrimeTime、寄生提取业界标准的StarRC,以及IC Compiler II和Fusion Compiler,让开发者有信心实现先进制程节点对芯片设计的所有要求。